DONDI, Silvia
DONDI, Silvia
Mostra
records
Risultati 1 - 6 di 6 (tempo di esecuzione: 0.003 secondi).
A 6 bit, 1.2GHz Interleaved SAR ADC in 90nm CMOS
2006-01-01 Dondi, Silvia; D., Vecchi; Boni, Andrea; Bigi, Marco
A multistandard frequency synthesizer for 5-6 GHz WLAN transceivers in 0.35µm BiCMOS technology
2006-01-01 Boni, Andrea; Dondi, Silvia; Facen, Alessio
Calibrazione dinamica dei DAC nei convertitori A/D pipeline mediante rotazione dei condensatori di peso.
2005-01-01 Chiorboli, Giovanni; Dondi, Silvia; Morandi, Carlo; Vecchi, Davide
DAC Calibration by Weighting Capacitor Rotation in a Pipelined ADC
2005-01-01 Chiorboli, Giovanni; Dondi, Silvia; Morandi, Carlo; Vecchi, Davide
High-Level Design Flow for All-Digital PLLs
2006-01-01 Dondi, Silvia; R., Strandberg; M., Nilsson; Boni, Andrea; P., Andreani
UWB time-interleaved ADC exploiting SAR
2007-01-01 Bigi, Marco; Dondi, Silvia; Boni, Andrea; Tonelli, Matteo
Titolo | Data di pubblicazione | Autore(i) | File |
---|---|---|---|
A 6 bit, 1.2GHz Interleaved SAR ADC in 90nm CMOS | 1-gen-2006 | Dondi, Silvia; D., Vecchi; Boni, Andrea; Bigi, Marco | |
A multistandard frequency synthesizer for 5-6 GHz WLAN transceivers in 0.35µm BiCMOS technology | 1-gen-2006 | Boni, Andrea; Dondi, Silvia; Facen, Alessio | |
Calibrazione dinamica dei DAC nei convertitori A/D pipeline mediante rotazione dei condensatori di peso. | 1-gen-2005 | Chiorboli, Giovanni; Dondi, Silvia; Morandi, Carlo; Vecchi, Davide | |
DAC Calibration by Weighting Capacitor Rotation in a Pipelined ADC | 1-gen-2005 | Chiorboli, Giovanni; Dondi, Silvia; Morandi, Carlo; Vecchi, Davide | |
High-Level Design Flow for All-Digital PLLs | 1-gen-2006 | Dondi, Silvia; R., Strandberg; M., Nilsson; Boni, Andrea; P., Andreani | |
UWB time-interleaved ADC exploiting SAR | 1-gen-2007 | Bigi, Marco; Dondi, Silvia; Boni, Andrea; Tonelli, Matteo |